|
天大网院17春数字电子技术基础第1次作业
1 T形电阻网络D/A转换器是由()组成
A.T形电阻网络和集成运算放大器
B.T形电阻网络和触发器
C.T形电阻网络和振荡器
D.
4 十六路数据选择器的地址输入(选择控制)端有()个。
A.4
B.8
C.16
5 与二进制数10101010相应的十进制数为()。
A.110
B.170
C.210
7 逐次逼近型A/D转换器转换开始时,首先应将()
A.移位寄存器最高位置1
B.移位寄存器的最低位置1
C.移位寄存器的所有位均置1
D.
8 要将方波脉冲的周期扩展10倍,可采用()。
A.10位二进制计数器
B.十进制计数器
C.10位D/A转换器
D.
9 请判断以下哪个电路不是时序逻辑电路()
A.计数器
B.译码器
C.寄存器
D.
10 &tmtype=2&time=1498192798303
数字电子技术基础第2次作业
3
5 设计一个十进制计数器,需要的触发器个数至少为()。
A.2个
B.4个
C.10个
6
7 只能按地址读出信息,而不能写入信息的存储器为()
A.a.RAM
B.ROM
C.PROM
D.
10 以下说法错误的是()
A.数字比较器可以比较数字大小
B.实现两个一位二进制数相加的电路叫全加器
C.实现两个一位二进制数和来自低位的进位相加的电路叫全加器
D.
数字电子技术基础第3次作业
7 已知4位DAC电路的,输出模拟电压最小值为0.313V,当输入数字量为1010时输出的模拟电压为()。
A.3.13V
B.-3.13V
C.4.7V
4 存储容量为512K×8位的ROM存储器,其地址线为()条。
A.18
B.19
C.20
8 JK触发器要求状态由1→0,(×表示0或1任意)则其J、K两端输入信号为()。
A.J、K=1、0
B.J、K=×、1
C.J、K=×、0
10 可以作为脉冲展宽的触发器是()。
A.单稳态触发器
B.双稳态触发器
C.无稳态触发器
|
|