《数字电路与数字逻辑》东师17秋在线作业12
数字电路与数字逻辑17秋在线作业1
一、单选题:【10道,总分:30分】
1.( )中的数据可以在移位脉冲作用下依次逐位右移或左移,数据既可以并行输入、并行输出,也可以串行输入、串行输出,还可以并行输入、串行输出,串行输入、并行输出,十分灵活,用途也很广。 (满分:3)
A. 移位寄存器
B. 寄存器
C. 存储器
2.而异步计数器中各触发器的触发脉冲不尽相同,所以触发器的状态是否翻转除了考虑其驱动方程外,还必须考虑其( )是否出现。 (满分:3)
A. 时钟输入端的触发脉冲
B. 时钟输出端的触发脉冲
C. 时钟输入端的触发脉冲和时钟输出端的触发脉冲
3.ispEXPERT设计输入不可采用( ) (满分:3)
A. 原理图
B. 硬件描述语言
C. 功能模拟
D. 混合输入
4.将二进制数1110111.0110101转换为十六进制数是:( ) (满分:3)
A. 71.F1
B. 73.6E
C. 80.F1
D. 77.6A
5.与非门至少一个输入端接低电平时,输出电压的值称为输出( )电平。 (满分:3)
A. 低
B. 高
C. 不确定
6.随机存储器RAM中的内容,当电源断掉后又接通,存储器中的内容( ) (满分:3)
A. 全部改变
B. 全部为0
C. 不可预料
D. 保持不变
7.余3码01101001.01110011转换为十进制数是:( ) (满分:3)
A. 28.36
B. 36.40
C. 79.31
D. 34.66
8.将幅值上,时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为( ) (满分:3)
A. 采样
B. 量化
C. 保持
D. 编码
9.将十进制数456.6875转换为二进制数是:( ) (满分:3)
A. 111001000.1011
B. 110001001.1011
C. 100110111.0011
D. 110011010.1101
10.如果输入变量有n个,则组合有( )种输入组合。 (满分:3)
A. n
B. 2n
C. n/2
D. 2的n次幂
二、多选题:【10道,总分:30分】
1.二进制是计算机运算的基础,它只有两个符号( )。 (满分:3)
A. 0
B. 1
C. 2
D. 4
2.将模拟信号转换为数字信号,需要经过哪几个过程( ) (满分:3)
A. 采样
B. 量化
C. 保持
D. 编码
3.ROM具有哪些优点( ) (满分:3)
A. 成本低
B. 速度快
C. 灵活性强
D. 可读可写
4.PLA的基本结构主要由哪两部分构成( ) (满分:3)
A. “与”阵列
B. “或”阵列
C. "非"阵列
D. 输出电路
5.一个容量为512*1的静态RAM具有( ) (满分:3)
A. 地址线9根
B. 数据线1根
C. 地址线512根
D. 数据线512根
6.在布尔逻辑中,每个逻辑变量的取值只有( )。 (满分:3)
A. 0
B. -1
C. 1
D. 2
7.逻辑代数有一系列的定律和规则,用它们对逻辑表达式进行处理,可以完成对电路的( )。 (满分:3)
A. 化简
B. 变换
C. 分析
D. 设计
8.用户使用PC并行口作编程的I/O口时( ) (满分:3)
A. 必须用附加电路将串行数据转换为正确的编程信号
B. 必须用附加电路将并行数据转换为正确的编程信号
C. 同时必须存在定时电路将串行指令转换成定时的ISP编程信号
D. 同时必须存在定时电路将并行指令转换成定时的ISP编程信号
9.( )的权存在着2的幂次关系。 (满分:3)
A. 二进制
B. 八进制
C. 十六进制
D. 十进制
10.选取化简后的乘积项。选取的原则是( )。 (满分:3)
A. 这些乘积项应包含逻辑式中所有的最小项(应复盖卡诺图中所有的1)。
B. 所用的乘积项数目最少。也就是可合并的最小项组成的矩形组数目最少。
C. 每个乘积项包含的因子最少。也就是每个可合并的最小项矩形组中应包含尽量多的最小项。
三、判断题:【20道,总分:40分】
1.ROM和RAM中存入的信息在电源断掉后都不会丢失 (满分:2)
A. 错误
B. 正确
2.用4选1数据选择器不能实现3变量的逻辑函数 (满分:2)
A. 错误
B. 正确
3.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。 (满分:2)
A. 错误
B. 正确
4.数模转换器是能够把数字信号转换为模拟信号的器件 (满分:2)
A. 错误
B. 正确
5.逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。 (满分:2)
A. 错误
B. 正确
6.把二进制数1101101110转换为八进制数是1556。 (满分:2)
A. 错误
B. 正确
7.ispEXPERT是一套完整的EDA设计软件 (满分:2)
A. 错误
B. 正确
8.对逻辑函数Y=A + B+ C+B 利用代入规则,令A=BC代入,得Y= BC + B+ C+B = C+B 成立。 (满分:2)
A. 错误
B. 正确
9.逻辑函数的表示方法中具有唯一性的是真值表。 (满分:2)
A. 错误
B. 正确
10.计算机中的所有信息均以二进制形式表示,但有时为了书写与阅读的方便,也使用八进制,十六进制 。 (满分:2)
A. 错误
B. 正确
11.与只读存储器ROM相比,RAM最大优点就是读或写非常方便 (满分:2)
A. 错误
B. 正确
12.PLD器件的逻辑功能描述一般分为原理图描述和硬件描述语言描述 (满分:2)
A. 错误
B. 正确
13.单稳态电路只有一个稳定状态,另一个是暂稳态 (满分:2)
A. 错误
B. 正确
14.555定时器电路是一种双极型中规模集成电路 (满分:2)
A. 错误
B. 正确
15.为了将数字量转换成模拟量,应将每一位都转换成相应的模拟量,然后求和便得到与数字量成正比的模拟量 (满分:2)
A. 错误
B. 正确
16.转换速度是指DAC通常由电阻网络传送信号的时间与运算放大器接收信号到输出达到稳态的时间所决定 (满分:2)
A. 错误
B. 正确
17.余三码为无权码。 (满分:2)
A. 错误
B. 正确
18.逻辑函数的表示方法中具有唯一性的是真值表,表达式 。 (满分:2)
A. 错误
B. 正确
19.用数据选择器可实现时序逻辑电路。 (满分:2)
A. 错误
B. 正确
20.采用不可重触发单稳态触发器时,若在触发器进入暂稳态期间再次受到触发,输出脉宽可在此前暂稳态时间的基础上再展宽tW。 (满分:2)
A. 错误
B. 正确
数字电路与数字逻辑17秋在线作业2
一、单选题:【10道,总分:30分】
1.555定时器的输出状态有( ) (满分:3)
A. 高阻态
B. 0和l状态
C. 二者皆有
D. 二者皆无
2.下列不属于PLD编程连接点的形式是( ) (满分:3)
A. 固定连接
B. 编程连接
C. 不固定连接
D. 不连接
3.对于逻辑函数中的逻辑变量,常作为逻辑推理的输入,当输入的逻辑变量确定后,作为输出的逻辑函数F( )。 (满分:3)
A. 惟一地确定了
B. 不确定
C. 确定但是不唯一
4.计数器是用来累计( )的逻辑部件。 (满分:3)
A. 运算结果
B. 运算步骤
C. 脉冲数目
5.FPGA的中文全称是( ) (满分:3)
A. 通用阵列逻辑
B. 现场可编程门阵列
C. 可编程逻辑阵列
D. 可编程阵列逻辑
6.ispEXPERT设计输入不可采用( ) (满分:3)
A. 原理图
B. 硬件描述语言
C. 功能模拟
D. 混合输入
7.一个容量为1K*8的存储器有( )个存储单元 (满分:3)
A. 8
B. 8K#8000
C. 8192
8.逻辑代数的基本运算有三种:与运算、或运算和( )运算。 (满分:3)
A. 非
B. 加
C. 减
D. 乘
E. 除
9.555定时器不可以组成( ) (满分:3)
A. 多谐振荡器
B. 单稳态触发器
C. 施密特触发器
D. JK触发器
10.在使用多片 DAC0832 进行 D/A 转换,并分别输入数据的应用中,它的两极数据锁存结构可以( ) (满分:3)
A. 保证各模拟电压能同时输出
B. 提高D/A转换速度
C. 提高D/A 转换速度
D. 增加可靠性
二、多选题:【10道,总分:30分】
1.RAM的典型结构由哪几部分组成( ) (满分:3)
A. 地址译码
B. 存储矩阵
C. 读出电路
D. 读/写控制
2.FLEX/ACEX的结构主要包括( ) (满分:3)
A. LAB
B. I/O块
C. RAM块
D. 可编程行/列连线
3.所谓几何相邻,是指卡诺图上邻接的任意两个小方格所代表的两个最小项中,仅有一个变量互为反变量,其余变量均相同。这种相邻关系既可是( )。 (满分:3)
A. 上下相邻
B. 左右相邻
C. 首尾相邻
4.各种触发器在具体的逻辑功能上又有所差别。这些逻辑功能可以用( )描述。 (满分:3)
A. 特性表
B. 特性方程
C. 状态转换图
5.最常用的两种整形电路是( )。 (满分:3)
A. R—S触发器
B. 施密特触发器
C. J—K触发器
D. 单稳态触发器
6.施密特触发器的特点是( ) (满分:3)
A. 有两个稳定状态
B. 有一个稳定状态
C. 电路状态的翻转是用电位触发
D. 电路状态的翻转是用信号触发
7.( )这种存储元件就是触发器。 (满分:3)
A. 可由输入预置为新状态
B. 能稳定地保持下去,直到再受输入的作用
C. 不可由输入预置为新状态
D. 不能稳定地保持下去,直到再受输入的作用。
8.ROM的一般结构由哪几部分组成( ) (满分:3)
A. 地址译码器
B. 指令译码器
C. 存储矩阵
D. 读出电路
9.为了消除电平异步时序电路中反馈回路间的临界竞争,状态编码时通常采用( )的方法。 (满分:3)
A. 相邻状态,相邻分配
B. 次态相同,现态相邻
C. 增加过渡状态
D. 输出相同,现态相邻
10.PAL的基本结构主要由哪两部分构成( ) (满分:3)
A. “与”阵列
B. “或”阵列
C. "非"阵列
D. 输出电路
三、判断题:【20道,总分:40分】
1.从逻辑关系来看ROM的结构,它是由与门阵列和或门阵列构成的组合逻辑电路 (满分:2)
A. 错误
B. 正确
2.任一输入为0,其他输入为1输入情况下,“或非”运算的结果是逻辑0。 (满分:2)
A. 错误
B. 正确
3.计数器的模是指构成计数器的触发器的个数。 (满分:2)
A. 错误
B. 正确
4.PLA是与阵列可编程,或阵列固定,输出电路可组态 (满分:2)
A. 错误
B. 正确
5.由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定 (满分:2)
A. 错误
B. 正确
6.用数据选择器可实现时序逻辑电路。 (满分:2)
A. 错误
B. 正确
7.硬件描述语言(HDL,Hardware Description Language)是一种能够以形式化描述电路结构和行为并用于模拟和综合的高级描述语言 (满分:2)
A. 错误
B. 正确
8.共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。 (满分:2)
A. 错误
B. 正确
9.逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。 (满分:2)
A. 错误
B. 正确
10.环形计数器如果不作自启动修改,则总有孤立状态存在 (满分:2)
A. 错误
B. 正确
11.所有的半导体存储器在运行时都具有读和写的功能 (满分:2)
A. 错误
B. 正确
12.采用不可重触发单稳态触发器时,若在触发器进入暂稳态期间再次受到触发,输出脉宽可在此前暂稳态时间的基础上再展宽tW。 (满分:2)
A. 错误
B. 正确
13.二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。 (满分:2)
A. 错误
B. 正确
14.方波的占空比为0.5。 (满分:2)
A. 错误
B. 正确
15.无论是PLA、PAL、GAL等,电路的主体都是由输入缓冲电路、与阵列、或阵列和输出缓冲电路构成 (满分:2)
A. 错误
B. 正确
16.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。 (满分:2)
A. 错误
B. 正确
17.异或函数与同或函数在逻辑上互为反函数。 (满分:2)
A. 错误
B. 正确
18.分辨率是指能够对转换结果发生影响的最小输入量 (满分:2)
A. 错误
B. 正确
19.单积分型ADC,输入的模拟电压被直接转换成数字代码,不经过任何中间变量 (满分:2)
A. 错误
B. 正确
20.施密特触发器可用于将三角波变换成正弦波。 (满分:2)
A. 错误
B. 正确
页:
[1]