东师13春数字电路与数字逻辑(高起专)第一次在线作业答案
东师13春《数字电路与数字逻辑(高起专)》第二次在线作业试卷总分:100 测试时间:--
一、单选题(共10道试题,共30分。)
1.555定时器电路是一种()
A. 单极型中规模集成电路
B. 双极型中规模集成电路
C. 单极型大规模集成电路
D. 双极型大规模集成电路
满分:3分
2.PLS2000与3000系列中基本逻辑单元与PLS1000系列()
A. 完全相同
B. 基本相同
C. 几乎不相同
D. 截然不同
满分:3分
3.数模转换器是()
A. 把数字信号转换为模拟信号的器件
B. 把数字信号转换为数字信号的器件
C. 把模拟信号转换为数字信号的器件
D. 把模拟信号转换为模拟信号的器件
满分:3分
4.在数字电路中,能够记忆输入脉冲个数的电路称为()
A. 计数器
B. 寄存器
C. 移位器
D. 触发器
满分:3分
5.下列不属于PLD编程连接点的形式是()
A. 固定连接
B. 编程连接
C. 不固定连接
D. 不连接
满分:3分
6.与其他接口芯片和 D/A 转换芯片不同, A/D 转换芯片中需要编址的是 ()
A. 处于转换数据输出的数据锁存器
B. A/D 转换电路
C. 模拟信号输入的通道
D. 地址锁存器
满分:3分
7.同步计数器和异步计数器比较,同步计数器的显著优点是()
A. 工作速度高
B. 触发器利用率高
C. 电路简单
D. 不受时钟CP控制.
满分:3分
8.施密特触发器有()
A. 两个稳态
B. 一个稳态,两个暂稳态
C. 一个稳态,一个暂稳态
D. 两个暂稳态
满分:3分
9.一个容量为512*1的静态RAM具有()
A. 地址线9根,数据线1根
B. 地址线1根,数据线9根
C. 地址线512根,数据线9根
D. 地址线9根,数据线512根
满分:3分
10.ISP工程KIT是基于()编程接口实现的
A. PC串行I/O
B. PC并行I/O
C. 端口号
D. 存储器地址
满分:3分
二、多选题(共10道试题,共30分。)
1.静态MOS RAM的优点是()
A. 不需要刷新操作
B. 不需要再生操作
C. 价格比动态MOS RAM低
D. 价格比动态MOS RAM高
满分:3分
2.通用阵列逻辑GAL是()
A. 可用电擦除的
B. 可重复编程的高速PLD
C. 具有加密的功能
D. 不可重复编程的高速PLD
满分:3分
3.用户使用PC并行口作编程的I/O口时()
A. 必须用附加电路将串行数据转换为正确的编程信号
B. 必须用附加电路将并行数据转换为正确的编程信号
C. 同时必须存在定时电路将串行指令转换成定时的ISP编程信号
D. 同时必须存在定时电路将并行指令转换成定时的ISP编程信号
满分:3分
4.与其他接口芯片和 D/A 转换芯片不同, A/D 转换芯片中需要编址的是 ()
A. 处于转换数据输出的数据锁存器
B. A/D 转换电路
C. 模拟信号输入的通道
D. 地址锁存器
满分:3分
5.为把数 / 摸转换器转换的数据传送给单片机,可使用的控制方式有()
A. 定时传送
B. 查询
C. 计数
D. 中断
满分:3分
6.为了揭示时序电路的内在时序关系,常用的方法有()
A. 方程法
B. 状态表/状态转换表
C. 状态图/状态转换图
D. 时序图方法
满分:3分
7.FPGA采用了逻辑单元阵列,内部包括()部分
A. 配置逻辑模块CLB
B. 输出输入模块IOB
C. 输出逻辑宏单元
D. 内部连线
满分:3分
8.在数字电路中,存在哪几种类型的电路()
A. 存储电路
B. 时序逻辑电路
C. 内部电路
D. 组合逻辑电路
满分:3分
9.ADC的主要技术指标是()
A. 分辨率
B. 转换精度
C. 偏移误差
D. 量化误差
E. 线性度
满分:3分
10.下列哪些属于直接型ADC()
A. 逐次逼近型ADC
B. 单积分型ADC
C. 双积分型ADC
D. 并联方式ADC
满分:3分
三、判断题(共20道试题,共40分。)
1.ispEXPERT编译器是ispEXPERT软件的核心
A. 错误
B. 正确
满分:2分
2.在PLS2000与3000系列中基本逻辑单元与LS1000系列完全相同,只是在全局时钟结构、I/O单元、输出使能结构输出布线池结构上有所不同
A. 错误
B. 正确
满分:2分
3.ROM的每个与项(地址译码器的输出)都一定是最小项
A. 错误
B. 正确
满分:2分
4.通用逻辑块是PLSI器件的实现功能的核心部分
A. 错误
B. 正确
满分:2分
5.量化是对展宽的采样值进行划分量化级,级别越多,与模拟量相对的数字信号的位数越多
A. 错误
B. 正确
满分:2分
6.对于74LS273只有清除端CLR为高电平时,具有锁存功能
A. 错误
B. 正确
满分:2分
7.为了将数字量转换成模拟量,应将每一位都转换成相应的模拟量,然后求和便得到与数字量成正比的模拟量
A. 错误
B. 正确
满分:2分
8.FPGA是ASIC电路中设计周期最长、开发费用最高、风险最小的器件之一
A. 错误
B. 正确
满分:2分
9.在数字电路中,能够记忆输入脉冲个数的电路称为计数器
A. 错误
B. 正确
满分:2分
10.按照触发器的动作特点将时序逻辑电路分为Mealy型和Moore型
A. 错误
B. 正确
满分:2分
11.存储器字数的扩展可以利用外加译码器控制数个芯片的片选输入端来实现
A. 错误
B. 正确
满分:2分
12.同步时序电路由组合电路和存储器两部分组成
A. 错误
B. 正确
满分:2分
13.将模拟量转换为数字量的装置称为A/D转换器
A. 错误
B. 正确
满分:2分
14.逐次逼近型ADC,首先要把输入的模拟电压转换成某种中间变量,然后再把这个中间变量转换为数字代码输出
A. 错误
B. 正确
满分:2分
15.ADC0801~0805芯片具有三态输出锁存器,可以直接驱动数据总线,因此可与微处理器进行接口并且非常简单
A. 错误
B. 正确
满分:2分
16.多谐振荡器有两个稳态
A. 错误
B. 正确
满分:2分
17.在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性
A. 错误
B. 正确
满分:2分
18.偏移误差是指输入信号为零时,输出信号的偏移值
A. 错误
B. 正确
满分:2分
19.计数器的模是指构成计数器的触发器的个数
A. 错误
B. 正确
满分:2分
20.主从JK触发器,边沿JK触发器和同步JK触发器的逻辑功能完全相同
A. 错误
B. 正确
满分:2分
页:
[1]