电子科技大19春《可编程ASIC技术》在线作业123
19春《可编程ASIC技术》在线作业1奥鹏作业答案可以联系微信761296021
1.[单选题]下面的语言不属于硬件描述语言的是()。
A.VHDL与Verilog HDL
B.C#与JAVA
C.Superlog与C Level
D.ABEL HDL与System C
正确答案:——B——
2.[单选题]最精确、最复杂也最耗时间的仿真器是()。
A.晶体管级仿真器
B.电路级仿真
C.逻辑仿真
D.门级仿真
正确答案:——A——
3.[单选题]VHDL的基础建立在三个相互独立的模型上,分别是()。
A.行为模型
B.时间模型
C.结构模型
D.以上都是
正确答案:——D——
4.[单选题]VHDL语句的并发执行分为两类,它们是()。
A.信号并发执行与选择并发执行
B.结构和行为并发执行
C.无条件并发执行与有条件并发执行
D.过程和进程中的并发执行
正确答案:————
5.[单选题]Mentor 公司拥有业界领先的()设计和验证技术。
A.SOC
B.ASIC
C.IC
D.SOC/ASIC/IC
正确答案:————
6.[单选题]关于ASIC设计,下面选项不属于其三要素的是()。
A.设计者必须掌握一种硬件描述语言,来表达设计目的和设计要求
B.设计者必须掌握一种高级程序设计语言,来加深对软硬件设计的理解
C.ASIC设计实现在实验室中进行时,设计者必须掌握FPGA器件结构;ASIC设计在集成电路制造工厂中实现时,设计者必须掌握代工厂的制造工艺,遵循其设计规则
D.设计者必须掌握集成电路逻辑设计综合工具、波形仿真工具和集成电路版图设计工具
正确答案:————
7.[单选题]按照应用方式或领域将可编程ASIC可分为三类,下面选项正确的是()。
A.可编程数字ASIC
B.可编程模拟ASIC
C.可编程混合ASIC
D.半定制ASIC
正确答案:————
8.[单选题]库的好处在于()。
A.使设计者可以共享已经编译过的设计结果
B.模块设计
C.Top-Down设计
D.功能设计
正确答案:————
9.[单选题]()是指集系统性能于一块芯片上的系统组芯片。
A.LSI
B.VLSI
C.SOC
D.IP core
正确答案:————
10.[单选题]VHDL中的数据类型包括()。
A.整数类型、实数类型、布尔类型、复合类型、枚举类型、记录类型、时间类型、位类型
B.文件类型、复合类型、数组类型、纯量类型、枚举类型、存取类型
C.整数类型、实数类型、布尔类型、数组类型、枚举类型、记录类型、复合类型
D.纯量类型、复合类型、存取类型和文件类型
正确答案:————
11.[单选题]VHDL对象包含有专门数据类型,下面选项属于对象的是()。
A.文件
B.结构
C.类
D.事件
正确答案:————
12.[单选题]PLD最初的电可编程开关是()。
A.反熔丝开关 奥鹏作业答案
B.熔丝链路
C.浮栅编程技术
D.基于SRAM的编程元件
正确答案:————
13.[单选题]可把综合过程分为两个阶段,分别是()。
A.工艺无关的综合阶段和工艺映射阶段
B.优化阶段与影射阶段
C.抽象与映射阶段
D.逻辑优化
正确答案:————
14.[单选题]IP的重复使用分为三个层次,下面选项不属于这三个层次的是()。
A.软件宏单元
B.固件宏单元
C.硬件宏单元
D.嵌入式IP
正确答案:————
15.[单选题]把行为的规定变换成一个结构的主要工作是()。
A.调度
B.分配
C.影射
D.调度和分配
正确答案:————
16.[单选题]数字系统的设计综合定义为由()的过程。
A.行为描述变换到结构描述
B.结构描述变换到行为描述
C.行为描述
D.结构描述
正确答案:————
17.[单选题]()的抽象是结构设计的基础。
A.逻辑结构
B.布尔代数
C.寄存器转移
D.行为综合
正确答案:————
18.[单选题]SOC芯片设计的优势有()。
A.芯片的集成度
B.芯片的工作速度、功耗特性、系统的可靠性
C.硬件软件协同设计
D.可用FPGA和CPLD
正确答案:————
19.[单选题]嵌入式IP核指可编程IP模块,主要是()。
A.CPU与DSP
B.存储器与控制器
C.通用接口电路
D.通用功能模块
正确答案:————
20.[单选题]()是指用以生成用户可编程转换的物理技术。
A.ASIC器件
B.编程技术
C.EPROM
D.Flash
正确答案:————
19春《可编程ASIC技术》在线作业2
1.[单选题]下面的语言不属于硬件描述语言的是()。
A.VHDL与Verilog HDL
B.C#与JAVA
C.Superlog与C Level
D.ABEL HDL与System C
正确答案:——B——
2.[单选题]Synopsys最著名的是ASIC()。
A.逻辑综合器
B.Xilinx ISE
C.Verilog HDL
D.Altera
正确答案:——A——
3.[单选题]为了进行不同类型的数据变换,可以有三种方法,下面选项不正确的是()。
A.类型标记法
B.函数转换法
C.常数转换法
D.信号
正确答案:——D——
4.[单选题]在边界扫描电路中,边界扫描逻辑是通过( )存取的。
A.测试存取口TAP
B.测试描述选择
C.测试时钟
D.测试数据输入TDI
正确答案:————
5.[单选题]仿真的关键是()。
A.仿真器
B.电路结构
C.模型
D.延迟
正确答案:————
6.[单选题]在集成电路设计中,IP特指可以通过知识产权贸易在各设计公司间流通的完成特定功能的()。
A.电路模块
B.布局
C.布线
D.布图规划
正确答案:————
7.[单选题]SpartanII系列结构与Virtex系列()。
A.有差异
B.相同
C.配置不同
D.速度不同
正确答案:————
8.[单选题]IP的重复使用分为三个层次,分别是()。
A.软件宏单元
B.固件宏单元
C.硬件宏单元
D.以上都是
正确答案:————
9.[单选题]()是用与工艺有关的电路对与工艺无关的电路作约束。
A.逻辑优化
B.工艺映射
C.查找表
D.抽象
正确答案:————
10.[单选题]数字系统的设计综合定义为由()的过程。
A.行为描述变换到结构描述
B.结构描述变换到行为描述
C.行为描述
D.结构描述
正确答案:————
11.[单选题]VHDL的基础建立在三个相互独立的模型上,分别是()。
A.行为模型
B.时间模型
C.结构模型
D.以上都是
正确答案:————
12.[单选题]SOC芯片设计的优势有()。
A.芯片的集成度
B.芯片的工作速度、功耗特性、系统的可靠性
C.硬件软件协同设计
D.可用FPGA和CPLD
正确答案:————
13.[单选题]VHDL程序的基本结构是()。
A.库、程序包
B.实体说明
C.构造体说明
D.前面三项都包括
正确答案:————
14.[单选题]可编程ASIC的基本资源是()。
A.可编程功能单元
B.可编程I/O
C.可编程布线资源和片内RAM
D.以上都是
正确答案:————
15.[单选题]下面对构造体的三种描述方式叙述不正确的是()。
A.行为描述方式基于系统数学模型
B.RTL描述方式不可综合
C.结构描述方式属于RTL描述方式
D.结构描述方式是进行多层次设计的有力工具
正确答案:————
16.[单选题]一般而言,半导体IC包括()。
A.双极IC、MOS IC和BiCMOS IC
B.ASIC和全定制IC
C.双极IC和CMOS IC
D.膜IC和混合IC
正确答案:————
17.[单选题]在VHDL中,数据流方式又称为()方式,描述数据的传输和变换。
A.结构描述
B.RTL级
C.行为描述
D.计时与动作
正确答案:————
18.[单选题]在EDA设计过程中的仿真有几种,下面错误的是()。
A.行为仿真
B.功能仿真
C.Matlab仿真
D.时序仿真
正确答案:————
19.[单选题]寄存器RTL描述的限制,包括()。
A.在一个进程中存在两个时钟信号
B.使用IF语句中的ELSE项
C.关联性强的信号应放在一个进程中
D.禁止在多个过程中存在多个时钟信号
正确答案:————
20.[单选题]嵌入式IP核指可编程IP模块,主要是()。
A.CPU与DSP
B.存储器与控制器
C.通用接口电路
D.通用功能模块
正确答案:————
19春《可编程ASIC技术》在线作业3
1.[单选题]()的抽象是结构设计的基础。
A.逻辑结构
B.布尔代数
C.寄存器转移
D.行为综合
正确答案:——C——
2.[单选题]VHDL中的数据类型包括()。
A.整数类型、实数类型、布尔类型、复合类型、枚举类型、记录类型、时间类型、位类型
B.文件类型、复合类型、数组类型、纯量类型、枚举类型、存取类型
C.整数类型、实数类型、布尔类型、数组类型、枚举类型、记录类型、复合类型
D.纯量类型、复合类型、存取类型和文件类型
正确答案:——D——
3.[单选题]SpartanII系列结构与Virtex系列()。
A.有差异
B.相同
C.配置不同
D.速度不同
正确答案:——B——
4.[单选题]FPGA是由掩模可编程()和可编程逻辑器件二者演变而来的。
A.编程接口
B.SRAM
C.门阵列
D.查找表
正确答案:————
5.[单选题]基于硬件描述语言的数字系统设计流程是()。
A.系统描述(Specification or Requirements), 功能设计(Function design), RTL设计(Register transfer level design), 逻辑设计(logic design), 电路设计(circuit design), 物理设计(physical design), Description for Manufacture or Layout
B.系统描述、功能设计、逻辑设计、电路设计、物理设计、设计验证(design verification)、芯
正确答案:————
6.[单选题]Mentor 公司拥有业界领先的()设计和验证技术。
A.SOC
B.ASIC
C.IC
D.SOC/ASIC/IC
正确答案:————
7.[单选题]系统级综合最后产生送到逻辑综合和寄存器转移级综合的设计,最后的设计常用()来产生。
A.行为级或数据模型
B.寄存器转移级(RTL)语言
C.结构化的描述
D.仿真
正确答案:————
8.[单选题]在集成电路设计中,IP特指可以通过知识产权贸易在各设计公司间流通的完成特定功能的()。
A.电路模块
B.布局
C.布线
D.布图规划
正确答案:————
9.[单选题]在边界扫描电路中,边界扫描逻辑是通过( )存取的。
A.测试存取口TAP
B.测试描述选择
C.测试时钟
D.测试数据输入TDI
正确答案:————
10.[单选题]信号代入语句分3种类型,它们是()。
A.并发信号代入语句、条件信号代入语句与串行信号代入语句
B.并发信号代入语句、条件信号代入语句与选择信号代入语句
C.一般信号代入语句、内部信号代入语句与外部信号代入语句
D.敏感信号代入语句、同步信号代入语句与异步信号代入语句
正确答案:————
11.[单选题]硬件控制器是直接作为()来规定的。
A.状态转移图
B.微码控制器
C.状态函数
D.输出响应
正确答案:————
12.[单选题]VHDL网表文件实际上也是()。
A.VHDL程序
B.网络
C.电路
D.IP
正确答案:————
13.[单选题]在VHDL语句中有两类延时用于行为描述,( )是最常用的。
A.传输延时
B.门延时
C.固有延时
D.网线延时
正确答案:————
14.[单选题]下面的语言不属于硬件描述语言的是()。
A.VHDL与Verilog HDL
B.C#与JAVA
C.Superlog与C Level
D.ABEL HDL与System C
正确答案:————
15.[单选题]仿真的关键是()。
A.仿真器
B.电路结构
C.模型
D.延迟
正确答案:————
16.[单选题]VHDL与具体工艺和设计方法()。
A.无关
B.有关
C.联系
D.相关
正确答案:————
17.[单选题]寄存器RTL描述的限制,包括()。
A.在一个进程中存在两个时钟信号
B.使用IF语句中的ELSE项
C.关联性强的信号应放在一个进程中
D.禁止在多个过程中存在多个时钟信号
正确答案:————
18.[单选题]VHDL的基础建立在三个相互独立的模型上,分别是()。
A.行为模型
B.时间模型
C.结构模型
D.以上都是
正确答案:————
19.[单选题]关于ASIC设计,下面选项不属于其三要素的是()。
A.设计者必须掌握一种硬件描述语言,来表达设计目的和设计要求
B.设计者必须掌握一种高级程序设计语言,来加深对软硬件设计的理解
C.ASIC设计实现在实验室中进行时,设计者必须掌握FPGA器件结构;ASIC设计在集成电路制造工厂中实现时,设计者必须掌握代工厂的制造工艺,遵循其设计规则
D.设计者必须掌握集成电路逻辑设计综合工具、波形仿真工具和集成电路版图设计工具
正确答案:————
20.[单选题]可把综合过程分为两个阶段,分别是()。
A.工艺无关的综合阶段和工艺映射阶段
B.优化阶段与影射阶段
C.抽象与映射阶段
D.逻辑优化
正确答案:————
无忧答案网附件是答案,请核对题目下载
页:
[1]