西南大学18春[1034]数字电子技术在线作业题目
10341、单稳态触发器的输出状态有()。
辅导联系q761296021
一个稳态,一个暂稳态
两个稳态
没有稳态
三个稳态
参考答案:一个稳态,一个暂稳态;
2、下列各电路,具有脉冲幅度鉴别作用的电路是()。
单稳态触发器
施密特触发器
多谐振荡器
双稳态触发器
参考答案:施密特触发器;
3、下列触发器中,具有回差特性的是()。
基本RS触发器
施密特触发器
主从JK触发器
维持—阻塞D触发器
参考答案:施密特触发器;
4、设计一个四位二进制寄存器,至少应该选用触发器的个数是()
1
2
4
8
5、一个4位移位寄存器,现态为0000,如果串行输入始终为1,则经过4个移位脉冲后,寄存器的内容为()
0001
0111
1110
1111
6、具有约束条件的触发器是()
JK触发器
D触发器
T触发器
RS触发器
7、在10线-4线优先编码器74HC147中,当输入9=0时,则输出3210=()
1001
1000
0111
0110 无忧答案网www.ap5u.com
8、将TTL与非门作非门使用,则多余输入端应做()处理。
全部接高电平
部分接高电平,部分接地
全部接地
部分接地,部分悬空
9、由555定时器构成的施密特触发器,在电源电压<em>V</em>CC=12V、无外加控制电压<em>V</em>CO时,回差电压Δ<em>U</em>T<em></em>等于()
12V
8V
4V
6V
10、寄存器没有()的功能。
移动
比较
并/串转换
计数
11、RS触发器不具备以下哪个逻辑功能?()
置“0”功能
置“1”功能
不变(保持)功能
翻转(计数)功能
12、在CLK有效的情况下,当输入端D=0时,则D触发器的输出端Q*=()<br
0
1
Q
13、二进制编码器要对0,1,2,……9共十个对象进行编码,则输出编码的位数至少为()
3位
4位
5位
6位
14、()可实现“线与”功能。
与非门
OD门
或非门
传输门
15、<pclass="MsoNormal">逻辑表达式(A+B)(A+C)可以等效为()。
B
A+BC
A+B
A+C
16、施密特触发器输出状态有( )由外部触发信号确定二个稳态<imgsrc="static/homework/ok.png"></img>一个稳态、一个暂态没有稳态
由外部触发信号确定
二个稳态
一个稳态、一个暂态
没有稳态
17、题8图所示电路中,<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe571e7d_OUL"/>
41
42
43
44
18、在CLK有效的情况下,当输入端J=0,K=l时,<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe53c132_OUL"/>
1
Q
0
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe545e08_OUL"/>
19、在四选一数据选择器74HC153中,<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe513eba_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe51c9e7_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe51df7f_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe51f93c_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe521484_OUL"/>
20、对于CMOS或非门,多余的输入端应如何处理()悬空接地<imgsrc="static/homework/ok.png"></img>接电源接10K电阻到电源
悬空
接地
接电源
接10K电阻到电源
21、逻辑函数<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe4e3aa8_OUL"/>的最简“与或非”式为( )
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe4ed93b_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe4f4565_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe4f7620_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe4fa4fe_OUL"/>
22、逻辑函数,其约束条件为,则其最简与或式为()
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe49b084_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe49cb67_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe49e3be_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe49fcf4_OUL"/>
23、逻辑函数的标准与或式为()Σ(1,2,3,4,5)Σ(1,3,4,5,7)<imgsrc="static/homework/ok.png"></img>Σ(1,3,4,5,6)Σ(1,2,3,5,7)
Σ(1,2,3,4,5)
Σ(1,3,4,5,7)
Σ(1,3,4,5,6)
Σ(1,2,3,5,7)
24、已知逻辑函数,则根据逻辑关系可以等效为( )
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe469caa_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe46d0ef_OUL"
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe472145_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLo3cf588af_14ffe474c04_OUL"/>
25、由555定时器构成的施密特触发器,在电源电压VCC=12V、外加控制电压VCO=10V时,回差电压ΔUT等于()。
12V
10V
5V
6V
26、下列各电路,具有脉冲幅度鉴别作用的电路是()。
单稳态触发器
施密特触发器
多谐振荡器
双稳态触发器
27、由555定时器构成的多谐振荡器电路中,振荡周期取决于()
电源电压
R1、R2和C
仅与C有关
仅与R1和R2有关
28、把三角波直接整形为矩形波的电路为()
D/A转换器
随机存储器
只读存储器
施密特触发器
29、题8图所示电路中,74161为同步4位二进制加计数器,为异步清零端,为同步置数端。题8图构成()进制计数器。<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c613935_OUL"
11
12
13
14
30、题8图所示电路中,74160为同步十进制加计数器,<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c5cd1be_OUL"
30
31
32
33
31、SR触发器不具备以下哪个逻辑功能?()
置“0”功能
置“1”功能
不变(保持)功能
翻转(计数)功能
32、三位二进制代码可以编出的代码有()
3种
4种
6种
8种
33、题5图中为TTL逻辑门,其输出F为()<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c59e1c7_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c5ac8e3_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c5aec30_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c5b0f53_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c5b32b2_OUL"/>
34、把JK触发器的J与K都接到高电平上,则其特性方程变为()
Q*=Q
Q*=<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c593bf8_OUL"/>
Q*=1
Q*=0
35、<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c57b549_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c588763_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c58aec6_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c58d60e_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c58f8ab_OUL"/>
36、<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c55f48c_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c56e518_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c570a8a_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c572ed5_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c575636_OUL"/>
37、当双四选一数据选择器74LSl53的<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c54fa91_OUL"/>=0,A1=A0=0时,则Y=()
D0
D1
D2
D3
38、逻辑函数<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLe3cf588af_14fa57392fc_OUL"/>的标准与或式为()
<IMGsrc='http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c551b08_OUL'>
<IMGsrc='http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c554318_OUL'>
<IMGsrc='http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c5569de_OUL'>
<IMGsrc='http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c55971c_OUL'>
39、<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c52bc84_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c53370c_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c537a57_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c53a5b0_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c53d3a9_OUL"/>
40、题5图中为TTL逻辑门,其输出F为()<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c4fc42d_OUL"
0
1
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c5201b8_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=10quiLs3cf588af_14f9c523f4e_OUL"/>
41、逻辑函数F(A,B,C,D)=Σ(1,3,4,6,9),其约束条件为AB+AC=0,则其最简与或式为()
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b86c586_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b8791f4_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b87bfc9_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b87f4ff_OUL"/>
42、<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b78983e_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b79f2ae_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b7a48fc_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b7aa09b_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b7b09d2_OUL"/>
43、由555定时器构成的施密特触发器,在电源电压VCC=12V、无外加控制电压VCO时,回差电压ΔUT等于()。
12V
10V
5V
6V
44、下列触发器中,具有回差特性的是()。
基本RS触发器
施密特触发器
主从JK触发器
维持—阻塞D触发器
45、题8图所示电路中,74160为同步十进制加计数器,为异步清零端,为同步置数端。题8图构成()进制计数器。<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b4f458b_OUL"
5
6
7
8
46、在CLK有效的情况下,当输入端D=0时,则D触发器的输出端Q*=( )
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b4da2f7_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b4632d3_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b466a58_OUL"/>
<imgsrc="http://fs.eduwest.com/filesys/image.jsp?fc=00quiLs3cf588af_14f9b4d7466_OUL"
47、输出3位的并联比较型A/D转换器有比较器()个。
3
8
7
1
48、多谐振荡器是用来产生()。
正弦波
三角波
锯齿波
矩形波
49、施密特触发器常用于( )。
脉冲整形与变换
计数与寄存
定时与延时
产生脉冲
50、JK触发器的输入J和K都接高电平上,如果现态为Q=1,则其次态应为()
0
1
高阻
不定
51、JK触发器的输入J和K都接高电平上,如果现态为Q=0,则其次态应为( )
0
1
高阻
不定
52、将函数<imgsrc="/resourcefile/uploadFiles/file/questionImgs/201803081520472055256017687.jpg"title="201803081520472055256017687.jpg"alt="QQ截图20180308091731.jpg"/>用公式法化为最小项形式。
53、2.利用卡诺图将函数F化简成最简与或式:<imgtitle="201703061488783000177003749.png"alt="图片1.png"src="/resourcefile/uploadFiles/file/questionImgs/201703061488783000177003749.png"/>
54、求逻辑函数<imgtitle="201803081520468466169061194.jpg"alt="QQ截图20180308081747.jpg"src="/resourcefile/uploadFiles/file/questionImgs/201803081520468466169061194.jpg"/>的最简“与或”式
55、用卡诺图化简函数为最简与或式F(A、B、C、D)=∑m(0、1、4、9、12、13)+∑d(2、3、6、10、11、14)
56、将函数式<imgtitle="201803081520468215850030289.jpg"alt="QQ截图20180308081323.jpg"src="/resourcefile/uploadFiles/file/questionImgs/201803081520468215850030289.jpg"/>化为最小项之和的形式。
57、将函数<imgsrc="/resourcefile/uploadFiles/file/questionImgs/201803081520472126876048760.jpg"title="201803081520472126876048760.jpg"alt="QQ截图20180308091840.jpg"/>用公式法化简。
58、试写出题4图所示逻辑电路的输出函数式并化简,指出电路的逻辑功能。<imgsrc="/resourcefile/uploadFiles/file/questionImgs/201803081520472272398058603.jpg"title="201803081520472272398058603.jpg"alt="QQ截图20180308092105.jpg"/>
59、题5图中74LS138为集成3线-8线译码器.(1)写出F的表达式;(2)填写F的卡诺图,并写出F的最简与或式.<imgsrc="/resourcefile/uploadFiles/file/questionImgs/201803081520470400267021818.jpg"title="201803081520470400267021818.jpg"alt="QQ截图20180308083127.jpg"/>
60、写出图示电路的输出逻辑函数式,并化简。<imgtitle="201803081520469156843053926.jpg"alt="QQ截图20180308082631.jpg"src="/resourcefile/uploadFiles/file/questionImgs/201803081520469156843053926.jpg"/>
61、题5(a)图为边沿D触发器构成的电路。(1)写出题5(a)图所示电路中触发器的次态方程Q*=?;(2)若已知CLK、A的波形如题5(b)图所示,触发器的初态为0,试画出Q端的波形。<imgsrc="/resourcefile/uploadFiles/file/questionImgs/201803081520471760806071486.jpg"title="201803081520471760806071486.jpg"alt="QQ截图20180308091221.jpg"/>
62、用D触发器设计同步五进制计数器,其状态转换图如题6图所示。要求列出状态转换表,写出各触发器的驱动方程及输出方程。(不要求画逻辑图)<imgsrc="/resourcefile/uploadFiles/file/questionImgs/201803081520472498313067320.jpg"title="201803081520472498313067320.jpg"alt="QQ截图20180308092322.jpg"/>
63、某组合逻辑电路的真值表如表所示,试用反相器及与非门实现该逻辑电路。(1)写出F的最简与非与非式;(2)画逻辑图。<imgsrc="/resourcefile/uploadFiles/file/questionImgs/201803081520470906176033364.jpg"title="201803081520470906176033364.jpg"alt="QQ截图20180308085342.jpg"/>
转载 注明 无忧答案网,辅导联系qq761296021
页:
[1]